صفحه محصول - پاورپوینت حافظه داخلي

پاورپوینت حافظه داخلي (pptx) 11 اسلاید


دسته بندی : پاورپوینت

نوع فایل : PowerPoint (.pptx) ( قابل ویرایش و آماده پرینت )

تعداد اسلاید: 11 اسلاید

قسمتی از متن PowerPoint (.pptx) :

حافظه داخلي حافظه حافظه سيستم، مكاني است كه در آنجا كامپيوتر برنامه‌هاي جاري و داده‌هاي مورد استفاده را نگهداري مي‌نمايد و به دليل قدرتمند شدن دائمي نرم‌افزارها، حافظه سيستم با گام‌هاي پرشتاب، رو به افزايش است. ذخيره و بازيابي داده‌ها از يك بلوك بزرگ حافظه زمان بسيار بيشتري را نسبت به يك بلوك كوچك مي‌طلبد. با يك حجم وسيعي از فضاي حافظه اصلي بسيار زياد مي‌باشد و اين امر، منجر به ايجاد لايه‌هاي اضافي كاشه در سلسله مراتب حافظه مي‌گردد. هنگامي كه بحث سرعت دسترسي به حافظه مطرح مي‌شود، همواره يك شكاف رو به افزايش بين پردازنده‌ها و تراشه‌هاي حافظه وجود دارد. اين بدان معناست كه پردازنده‌ها دائماً با زمان انتظار بيشتر براي خواندن و نوشتن داده‌ها روي حافظه اصلي مواجه هستند. يك راه حل، استفاده از حافظه كاشه بين حافظه اصلي و پردازنده و نيز استفاده از سيستم‌هاي الكترونيكي هوشمندتر براي تضمين اين كه ملزومات داده‌اي پردازنده از قبل در حافظه كاشه قرار مي‌گيرد. حافظه اصلي در سلسله مراتب حافظه، سطح سوم حافظه اصلي سيستم، Ram مي‌باشد. حافظه منبع موقتي نگهداري داده‌ها بوده و محيط حافظه اصلي قابل دسترسي توسط ديسك سخت مي‌باشد. اين حافظه به عنوان حافظه مياني بين ديسك سخت و پردازنده بكار مي‌رود. هرچه داده‌هاي بيشتري را بتوان در داخل حافظه Ram ذخيره نمود، سرعت اجراي PC افزايش خواهد يافت. حافظه اصلي از طريق باس‌هاي آدرس و داده به پردازنده منتقل مي‌شود. هر باس داراي يك تعداد مدار الكتريكي يا بيت است. هر مبادله داده بين CPU و حافظه، يك سيكل باس نام دارد. تعداد بيت‌هاي داده‌اي كه يك CPU در طي يك سيكل باس واحد قادر به انتقال مي‌باشد، روي عملكرد كامپيوتر تاثير مي‌گذارد. حافظه اصلي از تراشه‌هاي DRam (ديناميكي) يا زم‌ديناميكي تشكيل مي‌شود. [1] DRam تراشه‌هاي DRam آرايه‌هاي مستطيل شكل بزرگي از سلول‌هاي حافظه اصلي با مدارهاي منطقي پشتيبان هستند كه براي خواندن و نوشتن داده‌ها در داخل آرايه‌ها مورد استفاده قرار مي‌گيرند. همچنين از يك مدار بازسازي داده‌ها براي حفظ جامعيت داده‌هاي ذخيره شده استفاده مي‌گردد. FPM DRam در DRam استاندارد كه با زمان دسترسي 60 يا 70 نانوثانيه عرضه مي‌شوند، خواندن داده‌ها توسط واحد مديريت حافظه ابتدا با فعال كردن سطر متناظر از آرايه، سپس فعال كردن ستون مناسب ارزشيابي و انتقال داده‌ها انجام مي‌شود. سپس ستون مورد نظر نيز فعال شده كه باعث wait state ناخواسته مي‌شود كه CPU بايد منتظر بماند تا حافظه كار انتقال را به پايان برساند. EDO DRam در سرعت‌هاي 50.60.70 نانوثانيه عرضه مي‌شود. حافظه‌هاي EDO DRam نيازي به غيرفعال شدن ستون و خاموش شدن بافر خروجي بيش از آغاز انتقال داده بعدي ندارد و قادر است تا 27% خواندن حافظه را سريعتر از FPU DRam انجام دهد. BDEO DRam اين نوع تكامل EDO DRam است كه در آن، از EDO, FPU استفاده مي‌كند و پيش از آنكه كنترلر بتواند داده‌ها را براي آغازگر بفرستد، بايستي منتظر آماده شدن آنها بماند. BEDO اين wait state را برطرف نموده و در نتيجه، عملكرد سيستم را تا 100% نسبت به RFPU و 50% بيشتر از EDO استاندارد بهبود مي‌بخشد. SD Ram حافظه جديدتر SDRam (Synchronous) با شيوه متفاوتي نسبت به ساير انواع حافظه كار مي‌كند. SDRam از اين واقعيت كه اكثر دسترسي‌هاي حافظه PC به صورت متوالي هستند، بهره گرفته و براي واكش (Fetch) تمام بيت‌ها در يك Burst (سيكل انتقال) با بيشترين سرعت ممكن، طراحي شده است. در SDRam، يك on-chip burst counter به بخش ستون آدرس امكان مي‌دهد كه با سرعت بسيار زيادي افزايش يابد و اين مساله باعث شده افزايش قابل توجهي در سرعت بازيابي اطلاعات در خواندن متوالي مي‌گردد. كنترلر حافظه، موقعيت و اندازه بلوك حافظه مورد نياز را تامين مي‌كند و تراشه SDRam بيت‌ها را با بيشترين سرعتي كه پردازنده قادر به دريافت آنهاست، تغذيه مي‌كند. [ويژگي كليدي SDRam، مزيت مهمي در مقايسه با ساير انواع حافظه ناهماهنگ (Asy) را به آن مي‌دهد. امكان‌پذير ساختن تحويل داده‌ها به خارج از تراشه با سرعت 100burst مگاهرتز به محض آنكه Burst آغاز مي‌شود. تمام بيت‌هاي باقيمانده از طول BUBT با سرعت 10ns تحويل داده مي‌شود. [1] DDR DRam همانند SRam استاندارد. اين حافظه نيز با FSB يا سرعت گذرگاه داده سيستم رابطه دارد. به عبارت ديگر، حافظه و گذرگاه، دستورالعمل‌ها را به‌طور همزمان اجرا مي‌كنند، نه اينكه يكي از آنها مجبور باشد منتظر ديگري بماند. بطور كلي، براي هماهنگ كردن ابزارهاي منطقي انتقال داده‌ها بايد در لبه يك كلاك انجام شود. زماني كه پاس كلاك بين 0.1 نوسان مي‌كند، داده‌ها بايد يا در لبه صعودي يا در لبه نزولي منتقل شوند. DDR DRam به اين ترتيب كار مي‌كند كه اين امكان را بوجود مي‌آورد تا عملكرد خروجي بر روي تراشه‌ها در هر دو لبه صعودي و نزولي سيگنال انجام شود. به اين ترتيب، فركانس كلاك بدون افزايش در فركانس عملي، دو برابر مي‌شود، يعني با دو برابر كردن سرعت گذرگاه، براي انعكاس نرخ داده، دوبل آن محاسبه مي‌شود.

فایل های دیگر این دسته